• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 44,828건

 디지털 공학 실험 7장 순차논리회로 설계 및 구현(1) 결 과 보 고 서 1. 결과 2. 검토 및 고찰
  • 페이지 3페이지
  • 가격 2,300원
  • 등록일 2014.03.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006. - ABEL로 배우는 논리회로 설계, 차영배 저, 다다미디어, 2003. < 목 적 > < 설 계 내 용 > < 문제 이해 / module동작원리 및 설계코드 설명 > < 시뮬레이션 결과 > < 참고문헌 >
  • 페이지 3페이지
  • 가격 5,000원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
가 된다. 책 부울대수 정리11과 같다. 실험 1의 그림(c)는 회로상으로 병렬 상태이고 NOT가 두 번이므로 OR 게이트가 되는 것이다. 실험 1의 그림(d)는 그림(c)에서 NAND를 한번 더 연결 한것이므로 그림(c)가 OR게이트 였으므로 NOR 게이트가 되는 것이
  • 페이지 5페이지
  • 가격 3,300원
  • 등록일 2012.12.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 1에서, 변수 A와 B를 사용하여 U,V,W,X,Y,Z에 대한 부울 대수식으로 나타내어라 그리고, A,B,X,Y간의 드모르강관계를 나타내어라 2. 회로 2에서 7402 게이트의 입력인 변수 A,B와 X,Y간의 드모르강관계는 어떻게 되는가? 3. 회로 2에서 출력 X,Y에 대
  • 페이지 5페이지
  • 가격 500원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
2단 2진 카운터 ◆ A`B`, AB`, A`B, AB의 출력을 구하기 위한 회로는 다음과 같다. NAND gate를 사용해서 출력을 측정한다. ◇ 위의 출력을 워크벤치로 측정한 결과는 다음과 같다. Clock A A` B B` A`B` AB` A`B AB ※ 2단 2진 카운터에서는 클락 2번이 전이될 때
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2010.01.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로구성은 간단하게 하였고, Vcc=5V와 Gnd를 설정해 주었다. Input Output x y B D 0 0 33mV 32mV 0 1 4.97V 4.98V 1 0 33mV 4.97V 1 1 31mV 33mV 《반감산기 TRUTH TABLE & 측정값 & 카르노맵》 결과값은 예비보고서에서 조사한 이론값과 일치하였다. 간단히 분석해보면,
  • 페이지 9페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 ⓶ 7486 IC, 7408 IC, 7404 IC 칩을 사용해서 구현한 반감산기 회로 ⓷ 7486 IC, 7432 IC, 7408 IC을 사용해서 구현한 전가산기 회로 ⓸ 7486 IC, 7432 IC, 7408 IC, 7404 IC을 사용해서 구현한 전감산기 회로 ⓹ 7483 IC을 사용하여 사용한 가산기 회
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2014.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
신호 선택된 출력 회선 S1 S2 D0 D1 D2 D3 0 0 1 0 0 0 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1 1X4 디멀티플렉서에서 선택 신호는 네 개의 조합을 만들어야 하므로, 두 개의 선택 신호가 필요하다. 그림 3-601X4 디멀티플렉서 회로도 1. 목적 2. 기본 이론
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2013.09.26
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 왼쪽 A=입력X B=입력 Y 오른쪽 C=DRINK D=ChangeA (10원반환) E=ChangeB (20원반환) F=ChangeC (30원반환) G=ChangeD (40원반환) 11.검증 (정확하게 분석하지 못한 점이 아쉽습니다.) 12.자체 평가 및 향후 반영할 사항 기술 카르노 맵을 변수 5개를 이용하
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2013.07.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
반가산기 : 2진수 덧셈에서 두 개의 비트 A와 B를 더한 합 S와 자리올림(carry) C0를 출력하는 조합회로이다. 전가산기 : 두 개의 비트 A, B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다. 가산
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2013.10.28
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top