|
회로를 구현하였다. 7-세그먼트는 BCD 크기의 입력된 수가 10진수로 얼마인지를 나타내어 주었다. 2진 4비트 덧셈기로 이를 더해주고 exclusive-OR 게이트를 조합하여 스위치의 입력 신호에 따라 두 수를 더해주거나 빼주었다. 또한 4비트 크기 비교
|
- 페이지 5페이지
- 가격 700원
- 등록일 2005.12.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4Bit 덧셈기 2개,AND 게이트 2개,OR 게이트 1개로 구현가능.
Decimal
symbol
BCD
digit
0
0000
1
0001
2
0010
3
0011
4
0100
5
0101
6
0110
7
0111
8
1000
9
1001
5. 실험 계획
[BCD 덧셈기_뺄셈기]
=> 스위치를 눌렀을 때는 2번째 입력이 보수가 취해지고 스위치를 누르지 않
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2015.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
CD 가감산기의 결과
1) symbol_1
adder
adder symbol
2) symbol_2
full adder
full adder symbol
3) symbol_3
input_1
input_1 symbol
4) symbol_4
fulladder_2
fulladder_2 symbol
5) symbol_5
input_2
input_2 symbol
4) 최종 회로도
회
로
도
functional
[덧셈기]
functional
[뺄셈기]
★ 고찰
- BCD 가감산
|
- 페이지 4페이지
- 가격 1,600원
- 등록일 2015.02.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
뺄셈기 구현)을 Altera의 graphic editor를 이용해 모의실험.
Altera Quartus를 이용한 디지털 회로 설계에 관한 문서
DigitalDesign1.pdf
전가산기:2bit의 자리수와 carry를 더하는 3bit의 합을 나타냄
x
y
z
c
s
0
0
0
0
0
0
0
1
0
1
0
1
0
0
1
0
1
1
1
0
1
0
0
0
1
1
0
1
1
0
1
1
0
|
- 페이지 4페이지
- 가격 1,600원
- 등록일 2015.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
빼기 위한 것이다. Capacitor는 교류 신호에 대해서 저항이 특히 낮으므로 R1이나 Q2쪽으로 노이즈가 들어가지 않고, C8로 빠질 것이다.
3.4 Feedback 회로
- 이 회로에는 전체적인 Amp의 Output과 Input이 68k의 저항으로 연결된 모습을 확인할 수 있다. 먼
|
- 페이지 9페이지
- 가격 1,400원
- 등록일 2017.06.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|