|
32-bit ALU
32-bit ALU는 1-bit ALU 31개와 MSB ALU 한 개의 연결로 구성이 된다. 32-bit ALU 는 32개의binary 값으로 1장 – Introduction
(1) 연구분야
1-1) CPU의 기본 구조
1-2) 논리회로 표기
1-3) 32-bit ALU
1-4) Booth’s Algorithm
(2) 동기
(3)
|
- 페이지 30페이지
- 가격 3,000원
- 등록일 2009.05.10
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
ALU Control Unit ...........................................................................................................................................................................................................................................................................................
|
- 페이지 26페이지
- 가격 3,000원
- 등록일 2010.04.05
- 파일종류 아크로벳(pdf)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
bit 연산에 대해 이해를 한다면, 결국 복잡한 구조를 지니게 될 현재의 컴퓨터들도 쉽게 이해 할 수 있을 것이다. 1. 서론
a. 연구분야
b. 동기
c. 목적
d. 연구 접근 방법
2. 관련연구
- Carry
- ALU
3. 본론
- Flow Chart
4. 구현 & 모의실험
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2009.05.11
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
ALU Control Unit wire
wire [2:0]ALU_Op;
//ALU wire
wire [31:0]ALU_Result;
wire [31:0]ALU_a;
wire [31:0]ALU_b;
wire Overflow;
wire Zero;
//Registers wire
wire [4:0]Writeregister;
wire [31:0]Writedata;
wire [31:0]Readdata1;
wire [31:0]Readdata2;
//Program Counter wire
wire [31:0]P
|
- 페이지 1페이지
- 가격 3,000원
- 등록일 2010.04.05
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
ALU계산 및 Read에서 사용되는 deMUX가 존재한다.
Microprocessor는 Instruction[10:0], Enable, Reset, CLK의 Input을 받아 SRAM에 저장하거나, 4bit의 Output을 출력한다. 이번 프로젝트에서 구현한 Microprocessor의 스펙은 10MHz의 CLK Speed와 8word x 4 = 32bit의 SRAM 저장 용
|
- 페이지 36페이지
- 가격 20,000원
- 등록일 2020.11.02
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|