|
Register
2.2.1 source
2.2.2 출력파형
D-Flip-Flop 네 개를 이용하여 구성하였다.
출력값 ouput 은 clock에 이벤트 발생시 오른쪽으로 한bit씩 이동한다.
2.3 counter
2.3.1 source
T-Flip-Flop 네 개를 이용하여 구성하였다.
2.3.2 출력파형 2. 실험내용 및 결과
2.
|
- 페이지 4페이지
- 가격 800원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
카운터에 대해 알아보는데 큰 도움이 된 것 같다. 이를 바탕으로 비동기식카운터(asynchronous counter)와 동기식카운터(synchronous counter)의 구조와 동작 원리에 대해 이해하고, 여러 가지 카운터의 구성 방법을 실험 과정과 결과를 통해 이해할 수 있
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
: CLEAR(SET ALL Q=0)
GND : GROUND
VCC : INPUT VOLTAGE(+5V)
D : DATA INPUT
CK : CLOCK INPUT
CLR : CLEAR(SET ALL Q=0)
PR : RESET(SET ALL Q=1)
GND : GROUND
VCC : INPUT VOLTAGE(+5V) 1. 실습목적
2. 실습 기자재, 부품 및 자료
3. 이론
4. 실습방법 및 순서
5. 실습결과보고서
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2005.03.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조교님과 공동실험자에게 감사드린다. 그리고 일상생활을 함에 있어서도 우리가 배운 예를 이해하고 다시금 생각해 보는 실험이 아니었나 싶다. 1. 실습목적
2. 실습 기자재, 부품 및 자료
3. 실습방법 및 순서
4. 실습결과보고서
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2010.02.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
n 진 카운터의 설계를 할 수 있게끔 된다는 사실을 알 수 있다. n 진 카운터는 n 번째 수가 왔을때, 어디에 1이 오느냐에 따라서 NAND gate를 사용해서 CLR를 시켜주면 된다.
논리회로실험
결과보고서
실험 9
Shift Register & Ring Counter & Counter
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|