|
결과
2개의 직렬 인버터의 입력 및 출력 파형 1.실험 목표
2.이론 요약
3. 논리 임계값
4. 단일 인버터 연결
5. 2개 직렬 인버터 연결
6.두개의 인버터 교차 연결
7.Vin을 잠시 동안 접지에 접촉
8.Vin을 잠시 동안 +5.0V에 접촉
9.결함 회로 :
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2013.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
간략화 된
논리회로를 구성할 수 있다.
- 회로를 간략화 할수록 비용이 적어지고 신뢰성이 높아진다.
- 부울대수의 기본정리
3. 예비 보고서 문제
3.1. 74LS00 계열의 AND, OR, NOT, NAND, NOR 및 XOR 게이트들의 칩을 찾아서 그 칩 번호를 쓰고 pin 구성도
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2011.11.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험8
논리회로 간소화
실험 목표
사용 부품
이론 요약
실험순서
실험8보고서
실험목표:
결과 및 결론:
평가 및 복습문제
▶고찰
|
- 페이지 15페이지
- 가격 1,500원
- 등록일 2015.04.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에 대한 논리식을 쓰시오. 또한 이 논리식을 줄일 수 있다면 간소화된 논리식으로 다시 쓰시오.
A+BC
7. (1) 다음 부울 함수를 카르노맵을 이용하여 간락화 하시오.
Z=+C+BC+A
+C+
(2) (1)에서 간략화된 논리수식에 대한 회로를 구성하여 그림으로
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2007.03.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연결할 수 있는 게이트 입력의 수(fan out)를 실험 3,4,6의 결과를 이용하여 계산하라.
(5) 실험 7에서 구성한 회로의 논리식을 각각 구하라.
- (((W+X')'·Y')')' = (W+X)'·Y' = W'·X·Y'
- ((W'·X)'+Y)' = (W'·X)·Y' = W'·X·Y'
이 두 회로는 등가회로이다. 없음
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
등가회로 및 표시방법을 그림 7-4에 나타내고 있다. 그림 7-4(a) 7-Segment의 형태를 참고로 하여 BCD 코드를 10진수로 변환시키는 표를 나타내면 표 7-4와 같다. 1.실험의 목적
2.사용기기 및 부품
3.관련 이론
4.실험 과정
5.실험 결과
6.결론
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.08.07
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 회로에서의 논리 게이트들의 동작과 Boolean equation, De morgan의 법칙을 바탕으로 한 논리 게이트의 특성을 이해하는 시간이었다. 실험은 전반적으로 예비보고서를 쓸 때 분석했던 것과 같이 Truth table이 일치했고 시뮬레이션 결과도 일치하
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2010.01.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
카나프 맵 상에서 같은 양단 끝에 있는 1의 표시 칸은 합하여 1개의 루프로 만들어 묶을 수 있다. (Rolling)
▶ 비교기 회로도
▶ 그림 8-5 회로도 논리회로의 간소화
■ 실험 목표
■ 사용 부품
■ 관련이론
■ 실험 순서
■ 심층 탐구
|
- 페이지 15페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
약 1V가 나왔고 7400 TTL 2개의 게이트에서 입력단과 출력단의 전위차가 1V가 측정되는 것을 알 수 있었다. 실험 7. 디지털 게이트의 전기적 특성
1. 목적
2. 이론적 배경
3. 사용 장비 및 부품
4. 실험 방법
5. 예비 보고 사항
6. 결과 보고서
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
다른 회로의 전가산기를 구성하라. ●실험 목적
●실험 원리
○ 반가산기 (Half-Adder, HA)
○ 전가산기 (Full-Adder, FA)
○ 반감산기 (half subtracter , HS)
○ 전감산기 (full subtractor , FS)
● 결과보고서
○ 비고 및 고찰
○ 문제
○ 고찰
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|