|
동작은 제어입력 G가 1이면 통상의 인버터 동작이고, 0이면 출력은 고 임피던스(Hi-z)가 되어 개방상태가 된다. <결과>
3. 오픈컬렉터와 3상태 버퍼/인버터
[목적]
[기본이론]
1.오픈컬렉터(open collector)
2.3상태 TTL 버퍼/인버터
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
다음 자리 (n+1)에 합해주어야 된다.
이러한 과정을 수행하는 장치를 전가산기라고 하고 진리표는 표 4.2와 같다.
입력
출력
An
Bn
Cn-1
Sn
Cn
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1 <결과>
4.가산기
[목적]
[기본이론]
|
- 페이지 4페이지
- 가격 700원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로)게이트
Ⅳ. 게이트와 OR(논리합회로)게이트
Ⅴ. 게이트와 XOR(베타적 논리합)게이트
Ⅵ. 게이트와 게이트웨이
1. WAP 모듈
2. WAP/UPnP 정합 모듈
3. UPnP 모듈
1) 발견(Discovery)
2) 명세(Description)
3) 제어(Control)
4. 결과(Eventing)
5. 보
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하고 가변저항을 변화시키면서 전류-전압 특성을 관측하여 기록하라.
(7) <그림 13>의 두 조합 논리회로를 구성하여 실험을 통하여 진리표를 작성하라.
6. 실험 내용 및 결과
(1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로라 한다.
그림 3.1, 그림 3.2 와이어 AND회로
그림 3.2를 논리식으로 표현하면 Y = Y1 Y2 Y3 = AB CD EF
위 식에서 마지막 항은 각 변수에 OR을 취한 뒤 반전된 형태이다. 드 모르간의 정리를 이용하면 Y = AB + CD + EF
2. 3-상태 TTL 버퍼/인버터
그림 3.4는
|
- 페이지 10페이지
- 가격 3,300원
- 등록일 2012.12.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|