|
디지털 회로설계(Digital Logic Design) - 박인규 저 <문운당>
2. 디지털 설계 이론과 실습 John F. WAKERLY 저 <에드텍>
3. 디지털 회로 설계 이동렬 저 <생각>
4. 최신 디지털 회로 설계 이태원교수, 임인칠교수 공역 <Prentice Hall>
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.05.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털공학 상태그래프 상태표
BCD to binary 한글파일 설명 설계회로
계산기.cct
3.12MB
1개의 Hex Keybord로 입력값을 쉬프트레지스트에 따로따로 저장하는 방법.hwp……………2p
BCD to Binary설명.docx……………………………………………
|
- 페이지 32페이지
- 가격 5,000원
- 등록일 2013.12.28
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 설계하였다. 2진수방식으로 표현된 디지털 회로의 출력을 10진수 방식인 7-segment LED로 바꿔주기 위해서 Decoder를 사용하였고, 7-segment / Decoder에 대한 진리표를 카르노 맵을 이용하여 불리언 식으로 표현해 보았다.
이번 실험은 비교적 간
|
- 페이지 3페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(1) Fundamentals of Digital Logic with VHDL Design second edition, Stephen Brown, 2005
(2) http://cafe.naver.com/carroty.cafe
(3) http://blog.naver.com/nowcafe?Redirect=Log&logNo=20016488913 1. 제목
2. 개요
3. 이론
4. 설계과정
5. VHDL Code
6. 결과 및 분석
7. 토의사항
8. 참고문헌
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.08.07
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에 사용.
- Master-Slave Flip Flop: 레이싱 현상 방지구성(1상의 클록펄스)
(3) 74LS73
이번에 우리가 실험에서 사용하게 될 소자로서 Dual JK Flip Flop이며 이는 Falling edge에서 값이 변하도록 설계되어 있는 특징을 지니고 있다. Data sheet를 통해 내부구
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계실습이 잘되었는가? 잘되었다면 무슨 근거로 잘되었다고 생각하는가?
잘 안되었다면 그 이유는 무엇이라고 생각하는가?
부하저항에 따라 전압이 바뀌게 되더라도 결국은 안정적인 값으로 출력해주는 제어회로의 동작을 확인해보는 가
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계실습은 스텝 모터 구동기 회로를 설계하고, 실제로 모터를 구동해 보는 것이 주된 내용이다. 논리게이트를 이용해서 모터의 회전방향을 조절하고, 주파수를 변화시켜서 원하는 회전 속도를 얻는 실습 과정이 있는 것으로 보아 측정해야
|
- 페이지 5페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
uck 컨버터와 기본적인 소자들을 맞추었다. 즉, MOSFET의 Gate 부분에 Vpulse를 달아서 회로를 구성했고, 다이오드는 D1N4002, MOSFET은 IRF150으로 설계했다. 출력전압을 12~16V로 맞추기 위해 소자값을 맞추고, Vpulse에 7V를 인가해 준 결과 15V를 얻어낼 수
|
- 페이지 8페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 설계하여 중요 단의 파형을 보았을 때 두 신호의 위상이 다를 때 위상 검출기의 파형은 변하게 되고 이에 따라 출력 전압도 변화한다는 것을 볼 수 있었다. 또한 고주파 성분이 남아있게 되어서 심하게 변화하는 Vc는 VCO의 주파수 변화
|
- 페이지 11페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
되도록 회로를 C1 값을 설계하시오
.
C1을 33nF으로 설계하였다. 그 출력의 중심주파수는 2.083kHz를 얻을 수 있었다.
(6) 슈미츠 회로의 저항비 (RS1/RS2)와 Capacitor, C1의 값을 변화시키면서 출력파형을 관찰하시오.
Vc=0.5V, Rs1/Rs2=5kΩ/10kΩ, C1=10nF
Vc=0.5V,
|
- 페이지 9페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|