• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,795건

실험은 Latch와 플립플랍을 사용하는 실험이었다. 이전까지 실행한 실험에서는 일반회로에 대해 실험을 진행했지만 이번 실험은 메모리를 가진 순차논리회로를 이용한 실험이였다. 그 중 대표적인 Latch와 플립플랍에 대한 실험이였다. 실제 실
  • 페이지 5페이지
  • 가격 700원
  • 등록일 2011.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험기기 5v 전압원 IC: 74HC00, 74HC02, 74HC04(2개), 74HC05, 74HC08, 74HC11, 74HC32, 74HC86 (보고서 맨 끝에 참고자료) 전압계 또는 오실로 스코프 4. 실험방법 실험 1 3-input AND gate 구성 위 회로를 구성하고, 출력 결과를 토대로 Truth table을 작성하라 3-input OR, NAN
  • 페이지 7페이지
  • 가격 9,660원
  • 등록일 2014.05.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 논리 합성하여 디지털 회로로 만들어 설계를 만드는 것이다. 텍스트 입력으로 이해하기 쉽고 시뮬레이션으로 결과를 예측 할 수 있는 기술이다. VERILOG HDL 이용하여 자신이 원하는 IC를 설계 및 제작, 시뮬레이션으로 결과를 예측할 수
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2005.09.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 하고 나서... 이번 실험을 통해 AND, OR, NOT게이트를 구성해보고 입력값에 대한 출력값을 측정해보았다. 오랜만에 만져본 실험기구들이 낯설고 어려웠지만 회로구성을 통해 이론적으로만 다뤄보았던 논리회로의 결과값을 측정해보는 좋
  • 페이지 2페이지
  • 가격 1,500원
  • 등록일 2006.10.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 설계와 논리회로', '전산기 구조' 등과 같은 H/W 관련 과목의 전면적인 수정이 언젠가는 도래하리라는 염려을 낳게합니다. 언젠가 모 교수님께서 '이론이 너무 자주 변해서 공부하거나 가르치기가 힘들다'라고 하신 말씀이 생각나는 군
  • 페이지 19페이지
  • 가격 2,300원
  • 등록일 2002.07.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험치와 이론치가 일치하였다. (7) 그림 6-15의 2-bit 병렬 가산기 회로는 그림 6-11의 반 가산기 회로와 그림 6-12의 전 가산기 회로의 결합회로이다. 병렬 가산기 회로로써 가능함을 논리적으로 검토하여 보자. (8) 그림 6-16의 2의 보수를 이용한 2
  • 페이지 6페이지
  • 가격 500원
  • 등록일 2004.03.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리 연산이 결합되어 있는데, 이 과정에서 NAND와 NOR 게이트를 활용한 논리 연산이 핵심 역할을 담당한다. 따라서, NAND와 NOR 게이트만으로 기본적인 논리 연산을 구현하는 능력은 디지털 회로 이론뿐 아니라 실제 산업 현장에서도 필수적이다.
  • 페이지 3페이지
  • 가격 3,000원
  • 등록일 2025.05.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로도를 작성한다. 이 논리회도를 통하여 브레드보드판의 회로를 꾸민다. 3)실험결과 <스위치 입력 A = 0 , B = 0 일때 Segment 0> <스위치 입력 A = 0 , B = 1 일때 Segment 1> <스위치 입력 A = 1 , B = 0 일때 Segment 2> <스위치 입력 A = 1 , B
  • 페이지 5페이지
  • 가격 13,860원
  • 등록일 2013.05.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
a'cd 1) ab 가 01,11 이며, cd 가 11 인 경우 : bcd 그러므로 f = ac'd'+ab'd'+a'cd+bcd 가 됩니다. REPORT (카르노도 정리) 학과:방송영상산업학과 학번:99171035 성명:윤종순 과목:디지털 공학 교수님:권영해 제출일:03.11.24 1. 조합논리회로 2. 순차논리회로
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2004.03.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 내보내 주는 기능의 데이터 선택 논리회로를 말하며, 먹스(Mux, Multiplexer)라고도 한다. 컴퓨터 통신에서 이것을 사용하면, 하나의 전송로에 여러 대의 컴퓨터를 연결하여 사용할 수 있으므로 통신 비용이 크게 절감된다. 1-3) 32-bit ALU 32-
  • 페이지 30페이지
  • 가격 3,000원
  • 등록일 2009.05.10
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top