|
016. JFET 특성
017. JFET 바이어스 회로
018. JFET 바이어스 회로 설계
019. 공통 소스 트랜지스터 증폭기
020. 다단 증폭기 (RC 결합)
021. 공통 이미터 증폭기의 주파수 응답
022. 차동 증폭기 회로
023. 선형 연산 증폭기 회로
024. 능
|
- 페이지 4페이지
- 가격 0원
- 등록일 2010.12.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
- Robert L. Boylestad, LOUUS NASHELSKY 저
http://blog.naver.com/dolicom/10084139379 (그림 참조)
출력, 전달 특성
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
http://blog.naver.com/dolicom/10084139379 (그림 참조)
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
IDSS / | VGS(off) | 으로 500㎲=2 × IDSS / | -3V| 을 이용해 구해 보면 7.5mA의 값이 나오게 된다. 1. 실험목적
2. 배선(회로)도
3. 실험에 사용한 소요부품 및 장비
4. 데이터표
Data값에 대한 분석(결론)
Discussion
실험 20장에 대한 복습문제
|
- 페이지 4페이지
- 가격 800원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
-소스 사이의 전압에서 드레인-소스 사이 전압의 변화가 드레인전류를 변화시키는 함수로서 이러한 곡선은 JFET드레인 특성곡선이라고 한다.
3. 그림 19-3의 곡선이 평평해지기 시작하는 점에서 구할 수 있는 것은?
(a) IDSS (b) VP (c) VGS(off) (d) 앞의
|
- 페이지 5페이지
- 가격 800원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자회로실험
REPORT
학 과 :
학 번 :
이 름 :
전자회로실험 REPORT
제 목
JFET 공통 소스 증폭기
1. 목적
JFET 공통 소스 증폭기를 구성하여 증폭기의 특성 및 동작 원리를 실험을 통하여 이해한다.
2. 관련 이론
(1) 바이어스회로
JFET 증폭회로의 동작
|
- 페이지 10페이지
- 가격 1,300원
- 등록일 2009.03.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|