• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 4,165건

게이트로만 회로를 구성하는 실험이었는데 꼭 SOP가 아니어도 POS로도 회로를 구현하는데 문제가 없다는 것을 알았다. 이번 실험은 LED가 변하는 모습을 관찰하면서 이론상으로만 하던 것을 실제로 실체와 시켜보니 정말 신기하고, 실험이란 과
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도의 논리도를 완성하시오. 6. 필요한 결과 표 11-1 Y 1 0 0 0 0 0 0 0 1 0 1 0 0 0 1 0 1 1 0 0 0 1 0 0 1 1 1 0 0 1 1 0 1 표 11-2 Y 0 0 0 1 1 0 1 1 0 0 0 1 1 0 1 1 표 11-3 입 력 X 선 택 선 출 력 A B 0 0 0 1 0 0 0 0 1 1 0 1 0 1 0 1 1 0 0 1 1 1 1 1 표 11-4 선 택 선 출 력 A1 A2 Y0 Y1 Y2 Y
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 실험기판 위에 비동기식 카운트-업 카운터 회로 (a)를 구성하고 CLR을 0→1로 하여 모든 플립플롭들을 해제(clear)시키고 CLK에 클럭 펄스를 하나 씩 트리거시키면서 Q3~Q0의 논리상태를 측정하여 표 1(a)에 기록한다. (2)비동기식 카운트-다운
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2014.03.16
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
게이트는 다른 10개의 디지털게이트나 장치에 연결될 수 있다. 그러므로 TTL 게이트는 10의 팬 아웃을 갖는다. 5. 2개의 반덧셈기와 OR 게이트로 전덧셈기를 구성하시오. Cin A B Cout S 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2006.11.19
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. 참고자료 MyProtor를 이용한 디지털 논리실험, 강병익 양세양 공저, 한성출판사, 2000, p.3~4 p.109~113 전자회로의 기초, 강중순 외 3명 저, 북스힐, 2002, p.237~239 1. 실험 목적 2. 질문 1) AND 게이트 2) OR 게이트 3) NOT 게이트 4) XOR 게이트
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2008.12.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
게이트의 결선형 논리(wired Logic)회로이다. 입력변화에 EK른 출력 X와 Y의 값을 측정하라. 그림3-11 개방 컬렉터 TTL NAND 게이트 결선회로 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기 / 喜
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
게이트에서는 입력의 수를 늘리려면 입력 트랜지스터의 이미터 수를 늘리면 된다. (a) 입력에 저전압 공급 (b) 입력에 고전압 공급 [그림] 표준 TTL NAND 게이트 동작 3. 참고 자료 디지털 논리와 설계, 유황빈 (정익사) 600-607page 디지털 工學實驗,
  • 페이지 5페이지
  • 가격 900원
  • 등록일 2004.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로의 전기적 특성PPT ◎ 한규희, 디지털전자회로, 크라운 출판사 ◎ H. E. West, CMOS VLSI 설계의 원리 Ⅰ. MOS의 원리 Ⅱ. MOS의 제조공정 Ⅲ. CMOS의 원리 Ⅳ. CMOS의 인터페이스 1. CMOS와 TTL의 interface 2. TTL과 CMOS의 interface Ⅴ. 논리계열
  • 페이지 4페이지
  • 가격 5,000원
  • 등록일 2009.08.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
게이트에 Inverter를 추가하여 입력 값이 같은경우에만 참(1)이 출력되는 게이트로 만들었음을 확인할 수 있다. 3.고찰 -이번 실험은 논리함수 개념과 gate구조의 구조 및 기능을 습득하는 실험이다. 디지털공학 시간에 이론적으로만 배운 gate회로
  • 페이지 4페이지
  • 가격 9,660원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 가정하여 시뮬레이션 되었기 때문에 발생한 Delay로, 정상적인 현상이다. 4. 고찰 이번 실험은 디지털 회로를 만드는 데 있어서 가장 기본적이라고 할 수 있는 논리 Gate 회로의 구성에 대한 실험이었다. 우리가 일상생활에서 많이 접하게
  • 페이지 6페이지
  • 가격 1,100원
  • 등록일 2008.02.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top