[전자회로 설계 및 실습결과보고서]Common Source Amplifier 설계
본 자료는 3페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
해당 자료는 3페이지 까지만 미리보기를 제공합니다.
3페이지 이후부터 다운로드 후 확인할 수 있습니다.

목차

1. 요 약

2. 서 론

3. 본 론

4. 결 론

본문내용

분석하라.
sol) <실험값>
주파수
(Hz)
10
100
1k
2k
5k
10k
100k
200k
300k
500k
1M
15M
전압(V)
0
0.3
1
1.5
1.5
1.6
0.9
0.5
0.2
0.18
0.16
0.145
<이론값>
오차의 원인은 소자가 정확히 일치하지 않아서 이러한 일이 발생하는것 같다.
(4) 입력정현파의 주파수를 midband내의 값인 2㎑로 고정하고 입력진폭을 변화시키면서 출력 전압 신호에 왜곡이 나타나지 않는 입력 정현파의 최대 진폭을 측정하라.
sol) 70 mV인가시에 4.2 V를 최대로 왜곡이 일어나지 않는다.
(5) <그림 8.2>의 회로에 대해 4.2의 (a), (b), 그리고 4.3, 4.4 과정을 반복하라. 그림 8.1회로와 그림 8.2회로의 특성에 어떤 차이점이 있는가? 비교할 때에는 같은 FET끼리 비교해야하며 또 같은 회로에 다른 FET를 사용했을 때의 특성변화의 차이, 즉 개별 FET에 의한 회로 특성의 민감도를 주의해서 분석하라. 결론적으로 어느 회로가 좋다고 생각하는가?
sol) (a) 출력전압은 4.25 V 가 측정되었다.
(b) FET을 바꾸어 다시 측정하여 본 결과 전압이 9.95 V로 증가되어서 측정 되었다. (a)의 결과는 2.48 V였는데 대략 3.5 V정도의 증가를 보였다. 이 러한 이유로는 처음 사용한 FET이 처음 실험중 회로 설계시 사용한 것으로 그때 변화가 존재한것 같다.
4.3. 오차가 발생하는 원인은 실험에 사용한 소자와 실제 소자와의 저항값의 차이와 정확히 일치 하지 않았기 때문에 오차가 아래와 같이 발생한다.
V(RL)(1.17V)
V(Rd)(0.97V)
V(M1)(1.06V)
V(Rs)(서서히 감소하여 0V에 고정)
node
시뮬레이션
실험계산
오차
RL
50.05uA
34uA
32%
Rd
2.98mA
2.3mA
22.81%
M1
3.04mA
2.4mA
21.05%
Rs
2.85mA
측정불가(0)
-
4.4. 오차의 원인은 소자가 정확히 일치하지 않아서 이러한 일이 발생하는것 같다. 12MHz일 때 일치하였다.
<실험값>
주파수
(Hz)
10
100
1k
2k
5k
10k
100k
200k
300k
500k
1M
10M
전압(V)
0
4.8
9.5
9.6
9.5
9.5
9.2
8.8
5.8
4.6
1.2
0.04
<이론값>
(6) 본인의 설계대로 구현한 회로가 설계사양을 만족하지 못하는 경우, 무엇을 수정하였는가? 설계사양 만족을 위해 회로를 어떻게 수정하였는가?
sol) 이번 실험에서 크게 차이점을 발견하지는 못하였지만 입력전압값이 다르게 입 력되어서 전체적으로 전압이 다르게 나왔다. 회로는 특별히 수정하지는 않았지 만 실험이후 시뮬레이션시 새로 시뮬레이션을 돌리게 되었다.
4. 결 론
- 본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약하라.
sol) 이번설계실습에서는 common source amplifier에 대해서 배웠던 시간이다. FET의 역할과 각 node마다 전압을 측정할수 있었고 또한 주파수가 증가함에 따라 시뮬레이션에서 보던 전압의 형태가 나타났다. 또한 FET을 바꾸어 측정한 결과 결과값이 증가되어서 나왔다.
- 설계 사양에 따라 설계실습계획서에서 설계한 회로가 실제 구현되었을 때에도 설계사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하라.
sol) 설계실습계획서에서 했었던데로 설계를 하여보니 대체적으로 잘 구현되었다. 책 에서 원하는 값대로 설계를 하였고 또한 측정하고자 하는 값들이 설계실습계획서 에서 구한대로 대체적으로 잘 나왔다.
- 설계실습이 잘 되었다고 생각하는가? 잘 되었다면 그 근거는 무엇이며 잘 안되었다면 그 이유는 무엇인지 기술하라.
sol) 전체적으로 잘되었다고 생각한다. 실험계획서에서 했던데로 대체적으로 비슷하게 나왔으며 비록 몇가지 값들은 오차가 크게 나왔지만 구하고자 하는 형태와 값들을 형태로 대체로 정확하게 나왔기 때문에 잘되었다고 생각한다.
- 무엇을 느꼈는가? 또 이 설계실습을 통하여 무엇을 배웠는가?
sol) 이번 실험을 통하여 common source amplifier에 대하여 배웠던 시간이다. 어떻게 변화하는지 또한 주파수에 따라 어떻게 변하는지를 알 수 있는 시간이었다. 또한 아직 수업시간에 배우지 않아서 조금 힘들긴 한 mosfet을 조금이라도 알 수 있는 시간이 된것 같다. 사실 회로도 많이 복잡하고 아직 익숙치 않은 mosfet도 사용하지만 이번을 계기로 조금더 알아가는 계기가 된것같다.

키워드

전기전자,   실험,   실습,   전자,   레포트,   결과,   토의 ,   결론
  • 가격1,000
  • 페이지수9페이지
  • 등록일2007.12.03
  • 저작시기2007.11
  • 파일형식한글(hwp)
  • 자료번호#440135
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니