• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,632건

회로도 및 결과 실험 1) 시뮬레이션 결과 - 아무것도 나타나지 않는다. - 74LS47의 4번 핀과 5번 핀이 VCC에 연결되어 있지 않고, 독립적으로 연결되어 있기 때문이라고 예측한다. 정확한 실험 결과는 실험 수업 때 확인해 볼 예정이다. 실험 2) ※ RU
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
0 0 1 1 0 0 0 0 그림1에서 보듯이 출력은 부호 와 함께 a,b,c,d,e,f,g,만을 사용하여 a에대한 k-map 을 구하여 sop를 구하고 회로를 구현하려하였지만 그런 방법으로는 출력을 뽑아내지 못한다는 것을 알았고 output에 합을 이진수로 나타내는 y2,y1,y0를 추
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2010.01.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로나 소자를 보호하기 위해 증착된다. 증착을 위한 사용방법에서 요구되는 박막은 다음에 재검토 된다. 이베포레이션 이베포레이션은 박막증착의 오래되고 좀 더 직접적인 방법 중의 하나이다. 증발된 물질은 진공챔버안에서 저항가열 소
  • 페이지 10페이지
  • 가격 3,300원
  • 등록일 2013.07.01
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
(1) Fundamentals of Digital Logic with VHDL Design second edition, Stephen Brown, 2005 (2) http://cafe.naver.com/carroty.cafe (3) http://blog.naver.com/nowcafe?Redirect=Log&logNo=20016488913 1. 제목 2. 개요 3. 이론 4. 설계과정 5. VHDL Code 6. 결과 및 분석 7. 토의사항 8. 참고문헌
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로의 동작을 확인해보는 가장 중요한 실험에서 실수가 있어서 약간의 아쉬움이 남는다. 그렇지만 파형이나 회로의 동작으로 보았을 때, 실험의 75% 정도의 성공은 얻어냈다고 생각된다. 무엇보다도 계획서에서 준비한 대로 파형이 잘 나와
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2013.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 말합니다. 플립플롭에 전류가 부가되면, 현재의 반대 상태로 변하며 (0 에서 1 로, 또는 1 에서 0 으로), 그 상태를 계속 유지하므로 한 비트의 정보를 저장할 수 있는 능력을 가지고 있습니다. 여러 개의 트랜지스터로 만들어지며, SRAM이
  • 페이지 7페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Buck 컨버터와 기본적인 소자들을 맞추었다. 즉, MOSFET의 Gate 부분에 Vpulse를 달아서 회로를 구성했고, 다이오드는 D1N4002, MOSFET은 IRF150으로 설계했다. 출력전압을 12~16V로 맞추기 위해 소자값을 맞추고, Vpulse에 7V를 인가해 준 결과 15V를 얻어낼 수
  • 페이지 8페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
가 되도록 회로를 C1 값을 설계하시오 . C1을 33nF으로 설계하였다. 그 출력의 중심주파수는 2.083kHz를 얻을 수 있었다. (6) 슈미츠 회로의 저항비 (RS1/RS2)와 Capacitor, C1의 값을 변화시키면서 출력파형을 관찰하시오. Vc=0.5V, Rs1/Rs2=5kΩ/10kΩ, C1=10nF Vc=0
  • 페이지 9페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 주로 사용한다. - 내부구조 - 진리표 CK D Qn+1 비고 0 X Qn 불변 1 0 Qn 불변 1 1 n 반전 - 타이밍도 1. 그림 8의 4-bit even-parity generator/checker 실험회로를 결선하시오. D0, 1, 2, 3 입력에 1=H(5V) 와 0=L(0V)의 조합을 인가하고 Switch SW의 ON/OFF 상태에
  • 페이지 4페이지
  • 가격 3,360원
  • 등록일 2012.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 시계에서 구현한 기능 시간, 분, AM/PM을 display. 시간이 12가 될 때마다 AM/PM 변환. 시계를 12시 00분으로 초기화하는 리셋 스위치 시계를 멈추거나 동작하게 하는 고/스탑 기능 스위치 
  • 페이지 2페이지
  • 가격 2,000원
  • 등록일 2009.05.21
  • 파일종류 기타
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top