|
D플립-플롭
논리소자 취급
서로 다른 논리소자의 연결 시 주의점
CMOS소자가 선호되는 이유
CMOS 소자의 단점
논리연산의 단순화
논리연산용 부울대수 (Boolean algebra)
논리연산의 목적
드 모르강 법칙 (De Morgan’s Law)
예제) 논
|
- 페이지 25페이지
- 가격 3,000원
- 등록일 2011.04.21
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립플롭을 활용하여 4비트 덧셈 회로를 설계하는 과정에서 기초적인 전자 회로의 동작 원리를 이해할 수 있었다. 아날로그 회로와 디지털 회로의 차이점을 명확히 인식하고, 각각의 장단점을 비교하는 기회를 가졌다. 특히, 아날로그 회로는
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2025.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4단 링카운터
② 시동 펄스가 필요없는 4단 링카운터
2) NAND Gate로의 실제 회로 구성
(1) 사용 부품 및 기기
(2) 과정
(3) 보안
3) D플립플롭으로의 실제 회로 구성
(1) 사용 부품 및 기기
(2) 과정
(3) 보안
4) 검토 및 토의
5) 참고 문헌
|
- 페이지 4페이지
- 가격 500원
- 등록일 2003.12.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
D플립플롭의 클럭단자(K)에 입력되는 샘플링 펄스의 타이밍으로 비교기 출력은 메모리 된다. 배타적 논리합(exclusive OR)부터 출력까지는 2진수로 변환하는 부호화기(encoder)이다.
[그림2.5] 병렬 비교형 A/D변환기 (3비트 양자화)
병렬형 A/D변환기는
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립플롭)은 1 또는 0과 같이 하나의 입력에 대하여 항상 그에 대응하는 출력을 발생하게 하고, 다음에 새로운 입력이 주어질 때까지 그 상태를 안정적으로 유지하는 회로로써 컴퓨터의 집적 회로 속에서 기억 소자로 쓴다.
Transition Time(천이시
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
D 래치 회로를 구성하고 입력 D의 변화에 따른 출력을 측정하라.
D
Q
Q'
0
0
1
1
1
0
(4) 클록이 부착된 RS 래치 회로를 구성하고 입력 R, S 및 의 변화에 따른 출력을 측정하라.
R
S
Q
Q'
0
0
1
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
1
0
0
(5
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
동작을 수행하는 IC로, 주파수는 보통 100KHz 이하로 제한된다..
IC one-shot은 높은 주파수 응용에서 사용되며, 74121와 같은 IC는 긴 펄스를 생성할 수 있다.
IC one-shot은 종종 리딩과 트레일링 에지-트리거 기능을 가지며, 특정 논리적 결합에서만 트
|
- 페이지 8페이지
- 가격 2,500원
- 등록일 2024.02.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
래치와 플립플랍에 대해서 알아보았다. 디지털 회로설계 강의시간에 아직 공부하지 않은 내용이라 이해하는 데에 좀 어려움이 있었지만 가상 시뮬레이션을 통해 어느 정도 개념을 이해할 수 있었다. 실제 실험을 통해서는 더 많은 것들을 배
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립 플롭
8. 사용된 IC의 데이터 시트
<74390>
<7490>
<7486>
<74138>
<7447>
<7404>
<7486>
<7408> 1. 목적
2. TTL Clock 개요
3. TTL Clock에 사용된 소자들
4. 구성성분
5. 순서도
6. 회로도에 대한 간략한 설명
7. T-
|
- 페이지 50페이지
- 가격 3,000원
- 등록일 2011.08.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립 플롭이나 R-S 플릅 플롭 으로도 시프트 레지스터를 구성할 수 있지 않을까? 라는 추측도 해보 았다.
<자료> 74LS74, 74LS76의 핀 배열과 기능
J, K : DATA INPUT
CK : CLOCK INPUT
PR : PRESET(SET ALL Q=1)
CLR : CLEAR(SET ALL Q=0)
GND : GROUND
VCC : INPUT VOLTAGE(+5V)
D :
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2005.03.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|