|
가산기)
4)http://blog.naver.com/tjrnsoehd21?Redirect=Log&logNo=50006917230(반가산기)
5)http://princess.kongju.ac.kr/ (공주대학교 디지털 가상실험실)
6)http://princess.kongju.ac.kr/DigitalMain/dvlec/textbook/chap06/digital06_frame.htm
(가산기, 감산기에 대한 전반적 이론과 소자들의
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2007.01.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
0000부터 1001까지의 코드만 사용하고 1010부터 1111까지의 코드는 사용하지 않는다. 따라서 BCD가산기의 경우 자리올림(carry)까지 포함하면 입력이 4+4+1=9개이고, 출력이 4+1=5개가 된다. 그런데 입력 개수가 5개 이상이 되면 카노맵을 이용한 논리식
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
* 가산기
컴퓨터의 기본 요소로, 논리 대수에 따라서 동작하도록 반도체로 만든 논리 소자를 사용하여 구성한 회로이다. 가산기는 가산회로라고도 불리운다.
가산기는 말 그대로 덧셈을 수행한다. 가산기의 입장에서 보면 덧셈만 하지만 사실
|
- 페이지 9페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
REPORT
<이진병렬 가산기, 3상태버퍼>
1. 이진병렬가산기
- 이진병렬가산기란?
복수개의 비트들로 구성된 2진수 2개를 더해 결과를 출력하는 조합회로로, 전가산기들을
차례로 연결하여 아랫단의 자리올림 출력이 윗단의 자리올림 입력으로
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2011.06.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
그림 3 NAND 게이트로만 구성한 반가산기
전가산기(FA, Full-Adder)
2 개의 n 비트 2진수인 A(An-1An-22A1A0)와 B(Bn-1Bn-22B1B0)를 더하는 경우, 한 단의 수인 Ai와 Bi를 더하여 발생한 자리올림수 Ci+1은 다음 단에서 Ai+1 및 Bi+1과 함께 더해져야 한다. 즉, 디지털
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.05.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|